Autor |
Beitrag |
Youghorta
Gast
|
Erstellt: 31.08.04, 12:18 Betreff: Der JTAG Boundary Scan!
drucken
Thema drucken weiterempfehlen
|
|
|
Hallo zusammen!
Ich hab schon mal davon gehört, dass es möglich ist, interne Signale in einem Chip durch die JTAG-Schnittstelle zu überwachen... Nun habe ich einen Baustein auf dem CPLD (CollRunner-II: xc2c256) programmiert und möchte gerne sehen, wie sich die interne Variablen verhalten!! Hat jemand vielleich da ein Tipp für mich??
Ps: Ich hab nur das freie Tool von xilinx "WebPACK" zu Verfügung. ist das überhaupt damit möglich??
Vielen Dank für eure Antworten.
Gruß.
|
|
nach oben |
|
|
Dr. Faustus
Administrator
Beiträge: 107 Ort: Aßling
|
Erstellt: 31.08.04, 13:16 Betreff: Re: Der JTAG Boundary Scan!
drucken
weiterempfehlen
|
|
|
Hallo,
damit Du über JTAG Signale überwachen kannst muss dein FPGA BlockRam haben. Außerdem brauchst Du die ChipScope Pro Software von Xilinx (ca. 700$).
Gruesse,
Dr.
|
|
nach oben |
|
|
youghorta
Registrierter Benutzer
Beiträge: 3
|
Erstellt: 31.08.04, 13:34 Betreff: Re: Der JTAG Boundary Scan!
drucken
weiterempfehlen
|
|
|
Hallo Dr.
Also mit dem freien Software geht es auf keinen Fall nicht!!!
kannst du mir villeicht sagen, welche FPGAs BlockRam haben?? und ob es auch bei CPLDs möglich ist???
gruß said.
|
|
nach oben |
|
|
Dr. Faustus
Administrator
Beiträge: 107 Ort: Aßling
|
Erstellt: 01.09.04, 10:50 Betreff: Re: Der JTAG Boundary Scan!
drucken
weiterempfehlen
|
|
|
Hallö,
mit CPLDs ist es leider gar nicht möglich.
FPGAs die BlockRAM haben sind alle Virtex-E / Virtex / Virtex-II / VirtexII-Pro und auch Spartan3 soweit ich weiss (alle Xilinx). Bei Altera kenne ich mich nicht so gut aus.
Sieh Dir mal folgenden Link an, vielleicht geht es mit so einer externen Hardware-Simulationplattforn.
http://www.alatek.com/pages/products/hes.asp
Gruesse,
Michael (Dr.)
|
|
nach oben |
|
|
|