rambiz
Registrierter Benutzer
Beiträge: 1
|
Erstellt: 01.04.08, 00:18 Betreff: warum sind die signale zuerst undefiniert
drucken
Thema drucken weiterempfehlen
|
|
|
hi leute, ich benuetze im moment activeVHDL version 3.1 . dort habe ich ein einfaches inputsignal ueber simulators>similator type>formula folgendermassen definiert: 0 10000,1 20000 -r 20000 also das soll ein alternierendes sinal mit einer periodendauer von 20 nanosekunden(20000 femptosekunden) sein aber... wenn ich die simulation laufen lasse, bleibt das signal fuer die ersten 10 ns undefiniert(U) und danach ist es wieder richtig. warum? aehnlich wenn ich ein signal mit: 0 20000,1 40000 -r 40000 deklariere, bleibt es fuer 20 ns undefiniert erstmal. kann jemand mir helfen, bitte?
P.S. etwaige sprachfehler bitte entschuldigen und auch korrigieren bitte, denn bin kein muttersprachler und will mich in meinem deutsch auch verbessern.
|
|